当前位置:   article > 正文

ADI评估板EVAL-AD9174开发记录---下_hmc7044 时钟管理芯片 配置

hmc7044 时钟管理芯片 配置

1、概述

DAC正常工作的前提是电源以及时钟稳定工作,因此需要首先配置锁相环,根据ADI评估板EVAL-AD9174开发记录—上的时钟需求配置出需要的时钟频率,待时钟锁定后配置dac内部锁相环,NCO,jesd模式等寄存器,待dac配置完成后实现与FPGA之间数据link。
在这里插入图片描述

2、HMC7044配置

2.1、接口驱动

时钟接口代码由ROM配置模块、操作维护配置模块和SPI接口组成。其中ROM配置模块用于存储时钟和时钟的上电配置数据;操作维护配置接口则用于接收从操作维护接口送入的配置数据,并转换为SPI接口所需的数据;SPI接口负责将并行配置数据按照PLL芯片所定义的SPI时序,转换为串行数据送给PLL芯片进行寄存器配置。

写时序:首先片选信号拉低,接着24位数据依次在24个时钟上升沿送入HMC7044中;
在这里插入图片描述
读时序:如图1

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/小舞很执着/article/detail/878738
推荐阅读
相关标签
  

闽ICP备14008679号